Metodologia de caracterizacion electrica y modelacion estacionaria aplicada a transistores de potencia de tecnologia metal-oxido-semiconductor-

  1. ARANCETA AGUIRRE FRANCISCO JAVIER
Zuzendaria:
  1. Javier Gracía Gaudó Zuzendaria

Defentsa unibertsitatea: Universidad de Navarra

Defentsa urtea: 1991

Epaimahaia:
  1. Jose Maria Bastero de Eleizalde Presidentea
  2. Fernando Arizti Urquijo Idazkaria
  3. Javier Gutierrez Monreal Kidea
  4. Juan Andrés de Agapito Serrano Kidea
  5. Juan Jose Sanchez Rodriguez Kidea

Mota: Tesia

Teseo: 32732 DIALNET

Laburpena

Este trabajo de investigacion se centra en la caracterizacion electrica y modelacion de dispositivos de potencia de tecnologia metal-oxido-semiconductor con el fin de obtener ecuaciones de comportamiento utiles para diseño ayudado por computador (ecad). El trabajo cubre diversas areas relacionadas con la caracterizacion, modelacion y simulacion de los dispositivos mos de potencia. Se ha analizado el problema de la adquisicion de datos i-v en estos dispositivos y se ha desarrollado un metodo pulsado de duty-cycle autoadaptativo a la potencia disipada y a la temperatura ambiente. Tambien se ha desarrollado un metodo basado en la division del canal de conduccion este metodo analitico permite el analisis de la distribucion de tensiones a lo largo del canal a la vez que obtener un modelo analitico para el comportamiento dc del dispositivo. Este modelo analitico ha sido comparado con los mas utilizados en los programas simuladores actuales, mostrando un mejor ajuste a los datos experimentales. Por otra parte, los valores de los parametros necesarios para un optimo ajuste del modelo a los datos experimentales necesitan un menor distorsion con respecto a los valores considerados como fisicamente mas probables.