Low-power clock distribution using multiple voltages and reduced swings

  1. Pangjun, J.
  2. Sapatnekar, S.S.
Revista:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems

ISSN: 1063-8210

Año de publicación: 2002

Volumen: 10

Número: 3

Páginas: 309-318

Tipo: Artículo

DOI: 10.1109/TVLSI.2002.1043334 GOOGLE SCHOLAR

Objetivos de desarrollo sostenible