Diseño de un terminal de digitalizacion directa para gps en tecnologia cmos

  1. BERENGUER PEREZ, ROQUE JOSE
Dirigida por:
  1. Andrés García-Alonso Montoya Director/a

Universidad de defensa: Universidad de Navarra

Fecha de defensa: 15 de diciembre de 2000

Tribunal:
  1. Carlos Bastero de Eleizalde Presidente
  2. Guillermo Bistue Garcia Secretario/a
  3. José Ramón Sendra Sendra Vocal
  4. Pedro Crespo Bofill Vocal
  5. Domingo José Miguel de Diego Rodrigo Vocal

Tipo: Tesis

Teseo: 85642 DIALNET

Resumen

El enorme desarrollo experimentado por los sistemas móviles de comunicación durante estos últimos años ha propiciado, por parte de las empresas del sector, un gran esfuerzo investigador por encontrar nuevas soluciones que permitan una mayor integrabilidad y un coste menor de los equipos. Paralelamente el creciente interés suscitado por las posibilidades de los sistemas de posicionamiento global (GPS), ha llevado a los fabricantes de automóviles, telefonos moviles, ordenadores portátiles, etc. A buscar formas de incorporar un terminal de GPS a sus productos, demanda que se ha superpuesto a la de receptores GPS de uso especifico. Debido a la naturaleza de dichos productos, factores como el consumo, peso, volumen, etc. Del terminal de GPS añadido adquieren especial importancia con el objetivo de no disminuir en exceso la autonomía de dichos productos, ni aumentar el peso y el volumen de estos. Por otro lado la rapida evolución de la tecnología CMOS, que permite trabajar con transistores de longitud de puerta cada vez menor, ha posibilitado que diseños de RF que antes sólo eran posibles en tecnologia Bipolar o de Arsenurio de Galio sean hoy posibles en tecnología CMOS, abaratando su precio y propiciando al mismo tiempo una alta integrabilidad de los terminales debido a la posibilidad de integrar en un mismo chip la parte analógica y la parte digital. El trabajo realizado se enmarca en la tendencia actual a lograr la plena viabilidad de la tecnología CMOS para el diseño de componentes en radio frecuencia en bandas superiores a 1 GHz. A su vez también trata de mostrar la validez de la arquitectura de digitalización directa para un terminal de posicionamiento global (GPS). Para ello se han diseñado en tecnologia CMOS los componenetes que forman un terminal receptor de GPS de digitalizacion directa(cadena de amplificación, muestreador-retenedor y convertidor analógico-digital). En primer lugar y previamente al diseño