Technology mapping for SOI domino logic incorporating solutions for the parasitic bipolar effect

  1. Karandikar, S.K.
  2. Sapatnekar, S.S.
Zeitschrift:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems

ISSN: 1063-8210

Datum der Publikation: 2003

Ausgabe: 11

Nummer: 6

Seiten: 1094-1105

Art: Artikel

DOI: 10.1109/TVLSI.2003.817137 GOOGLE SCHOLAR